集成电路的ESD防护关键技术

姜海滔 ( 中国汽车工程研究院股份有限公司 )

https://doi.org/10.37155/2717-5197-0611-49

Abstract

现代科学技术飞速发展,特别是在电子和资讯科技方面,更是如此。对于集成电路而言,其制程尺寸不 断减小,新材料不断被引入,这也给其可靠性带来了诸多不利因素,例如ESD保护元件的设计难度加大,保护电路设 计难度加大。但是,随着电子产品在人们日常生活中的应用越来越广泛, 集成电路的ESD防护设计就显得尤为重要, 它不仅影响着产品的稳定性,也影响着人们的生活品质。

Keywords

集成电路;静电放电;关键技术

Full Text

PDF

References

[1]应淼沸.集成电路的ESD防护技术分析[J].科技风,
2017,(15):201.
[2]刘畅,黄鲁,张峰.保护环版图结构对ESD防护器
件耐压能力的影响[J].半导体技术,2017,(3):205-
209.
[3]山东电子信息行业综合服务平台."芯思维—新动
能"发展论坛暨山东电子学会半导体器件与集成电路专委
会换届会议成功举办[J].信息技术与信息化,2018,000
(008):1-2.
[4]苏庆,苗彬彬.LDMOS器件ESD保护能力的一种优
化结构[J].集成电路应用,2018,035(008):41-44.
[5]肖家木,乔明,齐钊,etal.用于高压ESD防护的高
维持电流SCR器件[J].电子与封装,2019,019(005):
45-48.

Copyright © 2024 姜海滔 Creative Commons License Publishing time:2024-06-01
This work is licensed under a Creative Commons Attribution 4.0 International License